请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ONET4211LD 我不喜欢在 DIN 输入上连接 CML 电平。 在中等速度(<1MHz)下、如何将 OUTPOL 用作 mod 输入? 确保数据输入缓冲器的确定性状态的最佳解决方案是什么?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我不喜欢在 DIN 输入上连接 CML 电平。 在中等速度(<1MHz)下、如何将 OUTPOL 用作 mod 输入? 确保数据输入缓冲器的确定性状态的最佳解决方案是什么?
您好、Eugene、
调制 信号实际上通过路径: DIN+/- 至输入缓冲器、电流调制 器至 MOD+/-引脚。 OUTPOL (LVTTL 输入引脚)仅用于简单地更改 O/p 引脚 MOD+/-处的调制信号输出的极性。
此外、ONET4211LD 还设计用于 数据速率介于155Mbps 和4.25Gbps 之间的高速应用。 该器件可在 速度低于1Mbps 的情况下工作 、但 在这种低速情况下无法保证性能。
谢谢、
SRI
SRI、
您不必解释如何对 DIN 进行布线-数据表方框图中清楚地说明了这一点。 改变调制信号的极性(同时其输入保持在预定状态)对调制具有相同的影响是毋庸置疑的。 我的问题仍然存在:OUTPOL 的工作频率是否高达1MHz、以及如何将 DIN 置于预定状态(例如、DIN+为"1"、DIN-为"0"或相反...)。 这些输入中的任何一个连接到 GND 的5k 电阻器是否足够?