This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83822I:关于 TX_CLK 的配置延迟时间

Guru**** 2482105 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/670469/dp83822i-about-configuration-delay-time-of-tx_clk

器件型号:DP83822I

请在下面告知我 DP83822的 TX_CLK 规格;

①Is TX_CLK 延迟时间上限?

②I 找到了两种配置 TX_CLK 延迟时间的方法、PCB 设计(数据表第13页注释(13))和电阻器设置(数据表第64页 TX 时钟移位)。

如果是这样、请告诉我。

③When ②另一种方法、该设置是否可以配置每个步骤中的延迟时间?

如果是、步长宽度如何?

此致、

Satoshi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Satoshi、您好!

    根据 RGMII 标准、未指定 TX_CLK 延迟的最大值。

    目前、内部延迟和 PCB 延迟是 RGMII 应用偏斜数据和时钟的唯一两种方法。

    内部延迟没有阶跃、是3.5ns 的固定延迟。

    此致、
    Aniruddha