This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:加电/断电排序

Guru**** 2482105 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/670163/xio2001-power-up-power-down-sequencing

器件型号:XIO2001

你好  

我对数据表中所述的加电/断电顺序有一些问题:

  • 数据表未指定1.5V 和3.3V 电源轨的特定序列。 是否有任何要求在特定的最短时间范围内同时/应用电源轨? 例如、我能否先应用3.3V 电压、然后再应用10ms 1.5V 电压?
  • 是否需要在施加电压轨后立即将 GRST#取消置位?
  • 电桥是否具有内部时钟? 即使没有外部 REFCLK (通过内部控制器初始化电桥)、电桥也可以斜升吗?
  • 链路训练序列何时开始? 数据表显示如下:  
    • PERST 失效后的80ms 内、XIO2001开始链路训练
    • GRST 失效后、电桥会在80ms 内开始链路训练

非常感谢您的支持!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Kathrina、您好!

    我已经指派了一名支持工程师、您很快就会收到回复。

    此致、
    豪尔赫
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kathrina、您好!

    -没有特定的要求来应用电源轨,您只需确保电源轨稳定,然后才能使 GRST#无效

    -桥接器要求 REFCLK 在 RFCLK 为100us (至少)后启动、并在加电稳定后等待至少100ms 以使 PERST#无效。

    在上电序列期间、链路训练将 在 PERST 置为无效后的80ms 开始

    此致、

    Roberto