请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMH1983 您好!
我的客户通过更改交叉点输出选择来使用 OUT2源。
它们使用 PLL2和 PLL3。
当一个 PLL 使用时、通过设置交叉点输出选择来禁用另一个 PLL。
它们只在改变输出 PLL2->PLL3时出现不正确的输出时钟频率问题。
仅从更改 PLL 开始,PLL3的输出时钟频率不正确。("PLL2_ENABLE PLL3_DISABLE"->"PLL2_DISABLE PLL3_ENABLE")
短时间后、PLL3输出时钟频率正确。
此问题在 PLL2 ("PLL2_DISABLE PLL3_ENABLE"->"PLL2_ENABLE PLL3_DISABLE")中不会发生
在不禁用 PLL3时不会出现此问题。
LMH1983的此规范吗?
与 PLL2相比、PLL3需要大量的锁定时间吗?
最好的农家
Shimizu
