请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DP83867ERGZ-S-EVM 主题中讨论的其他器件:DP83867E
团队、
下面是我的设置:
- 我们将 RST、INT、MDC、MDIO 和 SGMII (CO、SO 和 SI)连接到 Xilinx EVM 以模拟接口、并将上拉电阻器添加到该 EVM 的 MDIO 2.2欧姆。
- Xilinx EVM IO 1.8V 和 DP83867E SGMII EVM 2.5V 时、软件可以将 DP83867识别为通用驱动器、但来自 ID1和 ID2寄存器的值不正确。
- 我们删除了 DP83867E SGMII EVM 中的 R72并将1.8V 馈入 J11,软件无法将 DP83867识别为通用驱动程序,因此无法进行通信。
- 如果我们将 J11的 IO 电压调整为2.5V、我们可以连接 PHY 的通用软件驱动程序、 然后、我们将 Xilinx 保留附加软件驱动程序、关闭 DP83867E SGMII EVM 并将电压调整为1.8V、我们能够在 PHY 中获取寄存器 ID1和 ID2的正确结果。
我们有两个问题:
- DP83867E SGMII EVM 中是否有任何器件必须为2.5、如果我们将 IO 电压更改为1.8V、EVM 中是否存在任何兼容性问题?
- 虽然我们检查了 CLK 的25MHz 频率、但没有看到 SGMII 时钟在运行、是否有任何设置序列在 PHY 中启用 SGMII 链路?
谢谢你。
