This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867ERGZ-S-EVM:IO 电压与放大器;启动序列

Guru**** 2482105 points
Other Parts Discussed in Thread: DP83867E

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/668259/dp83867ergz-s-evm-io-voltage-start-up-sequence

器件型号:DP83867ERGZ-S-EVM
主题中讨论的其他器件:DP83867E

团队、

下面是我的设置:

  1. 我们将 RST、INT、MDC、MDIO 和 SGMII (CO、SO 和 SI)连接到 Xilinx EVM 以模拟接口、并将上拉电阻器添加到该 EVM 的 MDIO 2.2欧姆。
  2. Xilinx EVM IO 1.8V 和 DP83867E SGMII EVM 2.5V 时、软件可以将 DP83867识别为通用驱动器、但来自 ID1和 ID2寄存器的值不正确。
  3. 我们删除了 DP83867E SGMII EVM 中的 R72并将1.8V 馈入 J11,软件无法将 DP83867识别为通用驱动程序,因此无法进行通信。
  4. 如果我们将 J11的 IO 电压调整为2.5V、我们可以连接 PHY 的通用软件驱动程序、 然后、我们将 Xilinx 保留附加软件驱动程序、关闭 DP83867E SGMII EVM 并将电压调整为1.8V、我们能够在 PHY 中获取寄存器 ID1和 ID2的正确结果。

 

我们有两个问题:

  1. DP83867E SGMII EVM 中是否有任何器件必须为2.5、如果我们将 IO 电压更改为1.8V、EVM 中是否存在任何兼容性问题?
  2. 虽然我们检查了 CLK 的25MHz 频率、但没有看到 SGMII 时钟在运行、是否有任何设置序列在 PHY 中启用 SGMII 链路?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 GB、

    VDDA2P5电源轨必须为2.5V、DP83867才能工作。 IO 电压通过 R72与2.5V 电源轨隔离。
    2.只有 DP83867处于" 6线制模式"时、SGMII 时钟才会运行。 由于几乎所有 MAC 都提供 CDR 功能、因此默认为4线制模式、其中 SGMII 时钟关闭、必须从数据中恢复时钟。

    这是一个奇怪的问题。 当您在 J11将 IO 电压"调整"至2.5V 时、您是否意味着您有工作台电源并且正在增加电压?

    J11用于测量进入该引脚的电压、并放置在非常靠近 VDDIO 引脚的位置。 这允许电源有效旁路该引脚上的耦合。 您能否正确配置 EVM 以将电源注入 P1引脚3? 这将包括使用0欧姆填充 R75并将您的电源移至 P1 pin3。

    此致、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Rob:

    当 PHY 作为 SGMII 模式运行时,以625MHz 运行的时钟和 FPGA 内核预期的125MHz --是否有办法以125MHz 运行 SGMII_CoP/N?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 GB、

    否 SGMII_CoP/CON 仅为625MHz。

    您可以使用寄存器0x0170中的设置从 CLK_OUT 引脚输出125MHz 时钟。 我建议通道 A 发送时钟。 在所有运行速度/模式下、它将为125MHz。

    此致、