This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65HVS880:器件是否会解读高阻抗输入

Guru**** 2551040 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/931523/sn65hvs880-will-the-device-interpret-high-z-input

器件型号:SN65HVS880
对于任何输入、如果它是浮动节点(例如、当开关打开时、输入将接收24V 电压。 如果开关处于关闭状态、则会开路)串行器是否会将其解释为逻辑低电平信号? 具体而言、它是否已经为每个输入信号配备了下拉电阻器?
数据表上没有具体说明、但图23页上的应用电路显示了类似的配置。 对于 S0和 S7、当开关断开时、IP0和 IP7的输入应 分别为悬空/高阻抗。 使用这些 IP 输入上的电流限制、这是否足以将浮动/高阻抗输入检测为逻辑低电平?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Andrew、

    我不会将其称为 high-z、但它会将其注册为低电平。 输入信号的默认状态为低电平。 基本上、当应用一个输入信号时、有多个信号检查、此信号必须通过这些检查来提供一个输入状态的低到高转换。  
    信号是否高于5.2V (高电平器件输入阈值电压)、输入电流是否高于泄漏阈值(使用 RLIM 设置的电流限制的一半)、此信号持续时间是否长于去抖滤波时间(使用 DB0和 DB1配置)? 在串行器将输入状态寄存为高电平之前、信号必须通过所有这些条件。  

    希望这对您有所帮助、
    Rami Mooti