This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83826E:增强模式下的 LED0和 LED1自举

Guru**** 2034770 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1214160/dp83826e-led0-and-led1-strap-in-enhanced-mode

器件型号:DP83826E

大家好、

我的客户需要在 LED0和 LED1上进行低电平有效运行、但自举设置(奇半字节检测和 PHY 地址)需要设置为低电平。

如何配置它? 我阅读了 SNLA344B 应用手册、但无法说明。

在数据表中、P47说明了这种情况、但它似乎仅适用于基本模式。

与基本模式的句子相同、串联1k Ω 寄存器(LED 电流限制)、LED 和5k Ω 下拉电阻是否可以?

或者、我们应该通过串行接口(地址0x18和0x469)来更改极性吗?

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    增强模式可在 LED 搭接引脚上进行自动极性检测、因此您必须通过串行接口更改极性、以便同时实现低搭接和低电平有效运行。 这可以在寄存器0x18和0x469中完成、正如您所指出的。  在这种 kΩ 下、kΩ 使用一个与 LED 串联的1k Ω 上拉电阻器和一个5k Ω 下拉电阻器。  

    为避免写入寄存器、您必须选择高电平有效运行。  

    谢谢。

    大卫