This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TS3DV642-Q1:TS3DV642-Q1

Guru**** 2001725 points
Other Parts Discussed in Thread: TS3DV642-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1230759/ts3dv642-q1-ts3dv642-q1

器件型号:TS3DV642-Q1

大家好、
我们将使用的最新项目之一中的一个  TS3DV642-Q1  适用于高速 CSI MIPI (1.6GbpS)。
我们的目标是通过逐一切换每个摄像头、将来自6个不同摄像头的 MIPI 信号引导到处理器的特定 MIPI 端口。
请找到附加架构。
使用此多路复用架构的可能缺点是什么?
我们的 MIPI 数据速度为1.6Gbps、使用三个串行多路复用器来传递这些信号会降低网络数据速率能力。 请说明。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    将多个多路复用器串联级联会降低带宽。

    可以使用以下公式计算 MUX 3dB 截止频率。  

    RL =负载电阻

    Ron =  MUX 闭合或导通时源极端子和漏极端子之间的电阻

    Cd =漏极电容

    CL =负载电容

    每个级联多路复用器 都会增加更多的多路复用器电阻和电容。  布局和其他电容源(布局、多路复用器的负载条件)会使信号进一步降级、因为总线上的电容更大也会降低 BW。  

    物理上、您可以将三个 TS3DV642-Q1级联在一起、但我没有 三个 TS3DV642-Q1级联的 BW、因为 BW 会根据系统设计而变化。

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢大卫的答复。