This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB941AS-Q1:DS90UB941AS 问题

Guru**** 2546130 points
Other Parts Discussed in Thread: DS90UB941AS-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1246801/ds90ub941as-q1-ds90ub941as-questions

器件型号:DS90UB941AS-Q1

您好!

 关于 DS90UB941AS、关于 DSI_CONFIG_0寄存器位4、我有很多问题可以打断您、如果  DSI_SYNC_PULSES = 1、这意味着会重新生成原始 VS/HS 时序。  

我不明白如何重新生成原始 VS/HS 时序。 或者如何知道 原始的 HS/VS 宽度?  

如果  BRIDGE_CLK_MODE = 0,DSI 参考时钟模式、则是有关 DS90UB941AS 的另一个问题。 如果输入 DSI 时钟突然消失、FPD 链路是否断开?  

如果低频控制信号可以正常传输?  

此致

凯林

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好

    Kailyn,

    如果 DSI_SYNC_PULSES 默认设置为1、则器件会预期默认情况下来自 SoC 的同步脉冲。  有关更多信息和示例、请参阅 DS90UB941AS-Q1 DSI 启动指南第4.6节。 (链接)

    在 BRIDGE_CLK_MODE=0中、DSI 时钟必须是连续的、并且必须设置 BRIDGE_CTL:DSI_CONTINUOUS_CLK。 否则、它会断开。

    此致!

    约什