主题中讨论的其他器件:DP83825、 TMS320F28388D
您好!
《用户指南》的发布更新可在何时完成。 网络上的那个适合旧版本。
此致、Holger
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
《用户指南》的发布更新可在何时完成。 网络上的那个适合旧版本。
此致、Holger
请确认、
客户裸片低于更改(Sl 编号 1 &2) 将 DP83825 EVM 连接到客户电路板时:
1) 1)移除:R9、R10、R17、R53、R54、
2) 2)组装:R11、R12、R13、R14、R15、 R16、R18
3)将时钟焊接到 J12 (输出到 MAC) -已检查 R30上的 CLK_OUT 信号、其频率为50MHz。
是否需要将 CLK_OUT 信号连接到 MAC?
将 Enet_RMII_CLK (25MHz)连接到 DP83825 EVM 的 R41、再连接到 TMS320F28388D EVM 的 GPIO 73。
此致、Holger
您好、Holger、
--
此致、
林希尔曼
尊敬的 Lin:
我从以下 e2e 主题获得了信息:
我认为回送可能是一项很好的初步测试。
客户仍然无法写入 BMCR 寄存器。 CLK 可能是问题吗?
此致、Holger