请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN65MLVD048 我想把单端输出从 SN65MLVD048部分中分离出来—一个分支连接到一些 MMCX 连接器上,这些连接器会脱离主板(总共50欧姆电路),另一个分支连接到 FPGA 上的 GPIO 引脚。 假设我们在接收器的最高频率(250Mbps)下使用该接口。 分离此信号以实现出色信号完整性的理想方法是什么?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我想把单端输出从 SN65MLVD048部分中分离出来—一个分支连接到一些 MMCX 连接器上,这些连接器会脱离主板(总共50欧姆电路),另一个分支连接到 FPGA 上的 GPIO 引脚。 假设我们在接收器的最高频率(250Mbps)下使用该接口。 分离此信号以实现出色信号完整性的理想方法是什么?
尊敬的 KB 用户:
在这种情况下、您将有3条布线、一条来自输出、两条分支到 MMCX 连接器和 GPIO 引脚。 假设所有布线采用相同的特性阻抗(Zo)。 布线分割的等效阻抗将是两条并联布线。
例如、如果 Zo = 50 Ω、则等效阻抗将为25 Ω 。
为了解决该不匹配问题、每个分离布线需要是 Zo 的两倍(2 x Zo)。 这使得等效阻抗等于 Zo。 最后、需要一个等于2 x Zo 的下拉电阻器来尽可能减少反射问题。
此致、
约什