This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB960-Q1:DS90UB960-Q1长度匹配问题。

Guru**** 1129410 points
Other Parts Discussed in Thread: DS90UB960-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1302047/ds90ub960-q1-ds90ub960-q1-length-matching-issue

器件型号:DS90UB960-Q1

尊敬的团队:

我们在 设计中使用 DS90UB960-Q1。 布局指南显示"。 最大限度地减少单个 CSI-2 TX 端口内的线对内和线对间长度不匹配(建议<= 5mil)。"

我们的布局团队无法实现这一点。 它们能达到的最佳效果是250密耳。

如何计算通道的最大不匹配

我知道吗、这个(250mil 失配)很好。

我们是否能够使用此值(250 mil 失配)运行系统/或者是否有任何方法可以使用此失配情况运行系统

此致

哈里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hari、

    可以根据 MIPI D-PHY 规范精确计算对间(对间、例如数据到 CLK 对)的允许长度差。

    对内(P 到 N)长度应在+/-5mil 范围内。

    如果无法满足这些要求、则可能会在高速传输的数据上面临严重影响、例如抖动、共模噪声、从而导致严重的 EMI 问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hamzeh:

    然后、我可以达到75密耳。请查看下面的计算。

    MIPI 规范指定了 时钟和数据之间的最大延迟偏差为1/50 UI、在1.6Gbps 时为12.5ps。 与通常的 FR-4传播速度对应大约75密耳。请更正我的错误

    我想知道您是如何推导5密耳的 。下面是这些密耳在参考设计中提供的指导、10密耳。

    此致

    哈里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hari、

    如上所述、此公式适用于速率小于1.5Gbps 的情况。 对于高于此值的情况、您需要参考表30。

    我们从仿真和验证数据中提取的5密耳可获得最佳性能。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hamzeh:

    我们不会超过1.5Gbps。

    也许我知道你对我的计算的想法。我是指我达到75密耳的方式。

    此致

    哈里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hari、

    是的、您的计算对我来说似乎是正确的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hamzeh:

    我可以知道您在多大程度上测试了此 IC

    此致

    哈里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hari,

    您是指 CSI-2通道速度? 支持的最大速度为每通道1.664Gbps。 支持的最小速度为 368Mbps/通道