This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI83:SN65DSI83

Guru**** 2038710 points
Other Parts Discussed in Thread: SN65DSI83
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1310097/sn65dsi83-sn65dsi83

器件型号:SN65DSI83

LVDS 输出时钟(引脚"A_CLKN"、"A_CLKP")周期到周期抖动是多少? 似乎未在数据表中列出、请帮助提供周期到周期抖动、谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、文军:

    现在看看这个,我会尽快回到你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    遗憾的是、我们没有该数据。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    我们需要 LVDS 时钟周期到周期抖动的原因是计算 LVDS 时序。 从 snla249.pdf 中、需要 RSKM >=电缆偏斜+ CLK 周期到周期抖动+ ISI、您是否知道如何获取 clk 周期到周期抖动?  

    谢谢

    文军

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、文军:

    这是测量周期到周期抖动的正确程序。 但是、如果没有自动脚本、这可能太乏味了。  

    1. 测量两个相邻时钟周期 T1和 T2的周期时间
    2. 计算 T1-T2的值。  记录该数字的绝对值。  
    3. 等待随机数的时钟周期  
    4. 重复上述步骤1000次  
    5. σ 标准偏差(5 σ)和1000个样本中的峰值。 峰值是数据集中最大的绝对(T1-T2)数。  
    6. 重复上述测量25次、并根据25组结果计算平均峰值。  

    遗憾的是、我们无法在最终运行此测试、因为这是一个旧产品、并且没有设计用于运行它的脚本。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    感谢测试程序。 由于该项目仍在规划 阶段、因此我们现在无法直接测量周期到周期抖动、而是通过仿真和计算来评估 LVDS 时序。 在我看来、接收器的周期到周期抖动是发送器周期到周期抖动与 PCB/电缆的影响相结合、 这就是我请求发送器 SN65DSI83周期到周期抖动的原因、还是我们可以认为 SN65DSI83周期到周期抖动为零?

    谢谢

    文军

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、文军:  

    正如我提到过的、很遗憾、我们没有这些数据、我也无法测量这些数据。

    关于周期到周期抖动、权变措施可以是使用 REFCLK、并对用作 REFCLK 的任何器件使用周期到周期抖动作为 LVDS 时钟的周期到周期抖动。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    好的、谢谢、SN65DSI83数据表列出了25ps REFCLK 抖动、那么我可以将其用作 LVDS CLK 逐周期抖动吗?

    谢谢

    文军

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、文军:

    该测量值是时钟的相位抖动、而不是周期到周期的抖动。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    还有一个问题希望与您讨论。 如您所述、我们可以使用 REFCLK 周期到周期抖动作为 LVDS CLK 周期到周期抖动的权变措施。

    SN65DSI83提供 REFCLK 相位抖动、最大值为50ps (如图1所示)。  根据 周期到周期抖动和相位抖动之间的关系、如图2所示、 最大 REFCLK 周期到周期抖动 应为200ps (??)、因此我们可以使用最大200ps 作为 LVDS CLK 周期到周期抖动、以实现权变措施、对吧? 非常感谢。

    图1

    图2

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、文军:

    不幸的是、它不是那么简单。  

    这是一个文档、它解释了所有这三者如何相互关联。

    时钟(CLK)抖动和相位噪声转换| Analog Devices

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    非常感谢您的回复和耐心! 关于抖动和系统抖动的

    1.由于周期到周期抖动要进行第二次推导相位抖动,因此周期到周期抖动峰值小于相位抖动峰峰值,需要知道相位抖动函数来生成周期到周期抖动。 但现在我们没有此相位抖动函数、我们可以使用相位抖动峰峰值(50ps 或25ps)作为周期到周期抖动吗? 或其他权变措施?

    只需确认:相对于当前 CLK 上升沿或最后一个周期 CLK 上升沿、是低于 t0~6?

    谢谢

    文军

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    逐周期方法最适合比较相邻的时钟周期、但不适合确定非相邻时钟周期之间的图形。 相位和周期抖动能够更好地实现时钟频率的标准化。 如果使用相位抖动作为周期到周期抖动、此应用程序应该起作用、因为它的要求更加严格。  

    我不确定你在这里问什么,但基于图像,红色是由红色时钟边沿触发的,蓝色是由蓝色时钟边沿触发的。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vishesh:

    希望向您咨询另外一个问题:由于 LVDS CLK 周期到周期抖动现在不可用、权变措施是使用 REFCLK 相位抖动作为替代方案、那么 我们使用25ps 或50ps 相位抖动是否更合理、如以下数据表表格所示?  由于周期到周期抖动比相位抖动小得多、50ps 可能过于悲观、那么您有什么看法?

    谢谢

    文军

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果您想计算 LVDS 侧的抖动、我认为使用25ps 将是更接近的近似值。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、非常感谢!