请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DP83867E 您好!
我们正在测试 MII 环回模式。 我们注意到、当链路建立为100Mbps 时、PHY 芯片生成了125MHz RX_CLK。 我们预期了25MHz RX_CLK。
以下是 在链路建立为100Mbps 后启用 MII 环回的寄存器设置。
0x0010:清除第6位以禁用自动 MDIX
0x0000:0x4140
0x00FE:0xE720
0x001F:将第14位设置为软复位
有什么建议吗?
谢谢。
艾米