This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMUXHS4212:TMUXHS4212:PCIe 第5代 CLK 设计

Guru**** 2582405 points
Other Parts Discussed in Thread: TMUXHS4212

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1347123/tmuxhs4212-tmuxhs4212-pcie-gen5-clk-design

器件型号:TMUXHS4212

您好、先生/女士:

它 将用于 PCIe 5.0时钟100MHz 设计、可以满足 PCIe 5.0延迟时间(1:2或2:1设计中的延迟时间是多少?) 相位抖动需求是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,陈齐:

       TMUXHS4212的延迟时间为70ps、PCIe 5.0延迟时间的规格是什么?

    此致

    布赖恩