您好!
我们正在设计一款采用两个 DP83826I 以太网 PHY 的 EtherCAT 模块。
处理器与 PHY 之间的接口是 MII。
您能否根据 EtherCAT 要求审查设计并提供评论?
电路原理图已随附。
谢谢。此致、
梅尔宾
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Melbin:
感谢您的提问。
在 DP83826的增强模式下、在 EtherCAT 应用的正确设置中、自举和 MAC 连接看起来很好。 我发现信号能量检测自举电阻器已被禁用-您是否打算使用信号检测?
如需进行一般引脚排列检查、请在以下检查表上分享您的输入("增强型模式原理图检查"表):
https://www.ti.com/lit/zip/snlr050
在回顾此处提供的意见后、我可以帮助分享更多反馈。
谢谢!
埃文
您好、Evan:
已填写"ENHANCED Mode Schematic Check"并随附此注释。
我期待收到更多评论意见。
提前感谢、
梅尔宾
e2e.ti.com/.../DP83826_5F00_Schematic_5F00_Checklist-_2800_public_2900_.xlsx
尊敬的 Melbin:
请查看我的反馈:
引脚排列的其余部分看起来很好。
我建议您在继续设计时参考以下布局检查清单:
https://www.ti.com/lit/zip/snlr048
谢谢!
埃文
您好、Evan:
PCB 上 MDI 线路的最大可能长度应该是多少?
我们计划通过板到板连接器将 MDI 线路从一个板延伸到另一个板、并在 RJ45连接器上进行连接。 在这种情况下、电容器端接应放置在何处? RJ45连接器附近?
谢谢。此致、
梅尔宾