This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCA9617A:TCA9617A 并行工作

Guru**** 2391415 points
Other Parts Discussed in Thread: TCA9617A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1381704/tca9617a-tca9617a-work-in-parallel

器件型号:TCA9617A

工具与软件:

嗨、团队:  

在下面的中、它表示 两个 SVO 永远不能并联。 为什么? 客户希望以这种方式使用 TCA9617A、可以吗? 如果不能、您能否推荐以这种方式与 TCA9617A 配合使用的其他器件?  

https://www.ti.com/lit/an/scpa054/scpa054.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您不得尝试这样做、因为这样做不起作用。

    这三个电压是什么? 400kHz 或1 MHz?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Naizeng、您好!

    解决 I2C 缓冲器上静态电压失调实施不当问题应用手册 进一步阐明了两侧静态电压失调侧相互连接无效(无论是串联还是并联连接)的原因。

    此致、

    插孔  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,杰克,没有关于并行工作的解释在这个。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    具有失调电压的端口输出相对较高的 VOL、但需要其他器件输出较低的 VOL。 这意味着当 TCA9617A 的 B 端口输出低电平信号时、另一个 TCA9617A 将无法识别该信号。

    也有其他电平转换器、但您必须告诉我们所需的电压。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Clemens:  

    我可以真正理解为什么它不能在串联模式下工作。 你不需要为我解释它。  

    让我们重点介绍并行模式。  

    当主器件将"0"发送到缓冲区1 (上一个)和缓冲区2 (下一个)时、它们可以将"0"传递到从器件1 (上一个)和从器件2 (下一个)、这是正常的。

    当从器件1被选择时、从器件1也可以向主器件发送"0"。 还不错。  

    当从器件2被选择时、从器件2也可以向主器件发送"0"。 还不错。  

    从器件1不会直接与从器件2通信。 对吗?  

    所以、我认为在并行模式下没有任何问题。  

    我对吗?  BTW、您的电子邮件是什么?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当任何从器件使用时钟延展时、另一个缓冲器后面的从器件无法看到正确的时钟信号、并且可能无法正确处理启动/停止信号。

    (如果没有从器件可以使用时钟延展、则其他从器件只能看到错误的数据位、而无关紧要。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嘿 Naizeng、

    另一种解决方案是将 A 侧和 B 侧翻转、类似于下面所示的配置:

    客户的设置是否可以实现此目的? 如果不能、您能否 提供工作电压和 I2C 数据速率来建议不同的解决方案?  

    此致、

    插孔  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好。

    您能否画出一张图片(我的意思是 I2C 协议)、以展示 SAVE 是否 详细使用时钟延展时会出现问题?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Naizeng、您好!

    我不知道 Clemens'想到的是什么、但这里有一个简短的视频、其中展示了此 I2C 事件:

    www.ti.com/.../6288224255001

    此致、
    插孔  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在总线段(A)上、从器件将 SCL 拉至低电平以实现时钟延展。 当时钟为低电平时、SDA 会在下一位发生变化;在 ACK 位之前的主/从转换期间、SDA 可同时变为高电平和低电平。

    在总线段(b)上、丢失了时钟延展、并且 SCL 上升得太早。 在 SCL 为高电平时、SDA 的上升沿和下降沿看起来像是一个停止条件和一个启动条件、所以以下位被解释为一个新的 I²C 命令的开始。 如果以下数据位与总线段(b)上的器件地址匹配、则可能会发生任何情况。