This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB934-Q1:在 UB933和 UB934之间使用收发器

Guru**** 2487425 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1417239/ds90ub934-q1-using-transceivers-between-ub933-and-ub934

器件型号:DS90UB934-Q1

工具与软件:

您好!

我想对特定应用使用 DS90UB933和 DS90UB934。  
串行器不是直接连接到解串器。 我们在它们之间插入了一个收发器。
我们有:串行器(DS90UB933)-> CAPA ->收发器(TX).......... 收发器(RX)-> CAPA ->解串器(DS90UB934)  

我按照应答 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/845575/ds90ub934-q1-how-to-disable-the-back-channel-of-ub934中所述禁用反向通道

我无法通过解串器获得任何数据输出。 解串器不会同时显示 HS VS
我只得到一个 PCLk (在本例中为60MHz、因为它在串行器上)

1是否有禁止使用收发器的限制?

2/您是否对我可以进一步测试的内容有任何了解

提前感谢。

塞缪尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samuel:

    感谢您联系我们。 通常、我们不建议在串行器和解串器之间放置额外的元件。 其他元件会引入回波损耗和插入损耗、从而导致串行器和解串器之间的信号性能下降。 您可以检查 DS90UB934的寄存器0x04[2]吗? 如果 DS90UB934锁定在 DS90UB933上、该位将被置位。 也可以随着时间的推移监控器件的引脚48、以验证 LOCK 信号是否为恒定高电平。 建立稳定的锁对于两个器件进行通信并协同工作至关重要。