This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS16EV5110A:DS16EV5110A:DS16EV5110A 双驱动器

Guru**** 1807890 points
Other Parts Discussed in Thread: DS16EV5110A, TFP401, DS16EV5110
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1428557/ds16ev5110a-ds16ev5110a-ds16ev5110a-dual-drive

器件型号:DS16EV5110A
主题中讨论的其他器件: TFP401DS16EV5110

工具与软件:

我们使用两个 DS16EV5110A 来驱动 DVI 2560*1600~60Hz,数据   为 D0@D5,但 PC 端没有出现2560*1600@60Hz EDID 参数的现象。

1) PC  配有 GPU 以支持更高的分辨率;

2)电缆可支持高于 2560*1600@60Hz 的分辨率;

3)修改 EDID 为1920*1080@60Hz, PC 可以 识别信号、我们认为它适用于 d0~d2数据。

随附的是原理图、非常感谢!

  e2e.ti.com/.../DVIIN_2D00_A.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是否能够以 PDF 格式共享原理图?  不幸的是、图像分辨率较低、难以查看。  如果您不想发布它们、可以通过私人消息发送它们。

    我无法从您的原理图中看出、但我想知道您是否连接了 EN 和 SD 引脚。

    谢谢!

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    我相信我收到了来自 TI 现场团队的原理图。

    似乎已连接 EN/SD、与下面的方框图类似。

     在测试 2560*1600@60Hz 时、是否可以测量并确认 U73上的 EN 是否被拉高?

    谢谢!

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Drew~

      1.在测试2048*2048;60Hz@时,我们测量并确认 U70-EN/U70-SD/U73-EN 保持低水平

      2、  在测试1920 × 1080@60Hz;时,我们测量并确认 U70-EN/U70-SD/U73-EN 测量拉高水平

      3.  双链路时是否需要打开 SMBus?

    Tks。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    其他说明:

    1.有两个 E2PROM-M24C02 U46&U85存储 EDID ,我们只在应用中使用 U46,并删除 U48。

    修改电路以保持  SMBus(CS/SDA/CLK)开路、但它不起作用。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    作为一项实验、如果您将 U70/U73的 EN 强制为高电平、是否会启用2048*2048@60Hz?

    我不希望禁用 SMBus  

    另外、我对 DVI 不太熟悉、 双链路时钟信号是否有不同的速率或振幅?

    您还可以尝试降低 SD_OFF/ON 阈值。  您是否可以尝试选项1 (55mV SD_ON)?

    谢谢!

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们认为 PC 可以识别配置为2048*2048@60Hz 的 EDID、它将输出6个数据和1个时钟数据到 两个 DS16EV5110A 。

    其他客户是否具有 DVI 双链路应用程序体验?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    您是否尝试过让 U70/U73强制 EN 为高电平、看看是否启用了双链路?  我想确认的是、您在使用双链路时发现的问题与器件 EN 相关。  器件 EN 需要为高电平才能使器件正常工作、您先前的实验表明、出于某种原因、双链路测试中 EN 不是高电平。

    这是一款较旧的器件、因此与其他客户在双链路中进行设计时、我没有太多的第一手经验。  但是、通过查看我们的 E2E 论坛、我看到我们已确认在该器件的历史记录中支持双链路。  此外、数据表中提供了双链接方框图、这强烈表明支持双链接。

    谢谢!

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Drew:

      1)我‘m、对不起 e 错过了一个细节→什么电缆我们只支持2K DVI、HDMI→当 DVI HDMI 支持1080p。

        HDMI→DVI 线缆仅支持1080p、在更改为 DVI、DVI 线缆→2048*2048@60Hz 识别正常后。

     2)但是还有另外一个问题需要解决、使用双器件时、DVI 时钟只馈送到 DS16EV5110_A、TFP401_A 可以正确解码 HSYNC/VSYNC/DEN/DATA、没有 SYNC 信号、来自 TFP401_B 的数据不正确、所以有什么想法吗?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    我正在与一位同事讨论此问题、期待明天有更新。

    谢谢!

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    TFP401需要时钟信号来正确地对传入的 HDMI 信号进行计时。 这就是我们看到路径 A 正常工作和路径 B 失败的原因。 HDMI 时钟是一个离散的时钟通道、HDMI 数据中未嵌入任何时钟信息。 这就是为什么必须向该器件提供 HDMI 时钟的原因。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Drew:

       那么 TFP401-B 的时钟应该从哪里得到呢? 有  什么区别?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zhen:

    是的、这是解决路径 B 中 TFP401缺少时钟问题的最佳方法。这种增加的连接会向 OCLK 信号添加反射。 确保时钟仍符合 TFP401的电气要求。

    您是否能够降低分辨率以便只需要一个 TFP401?

    单个 TFP401最高可达 WUXGA @ 60Hz。 如果此分辨率是可接受的、则只需要一个 TFP401、而无需此破孔。