This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83869HM:SyncE 恢复时钟连续性

Guru**** 2445440 points
Other Parts Discussed in Thread: AM625

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1439345/dp83869hm-synce-recovered-clock-continuity

器件型号:DP83869HM
主题中讨论的其他器件:AM625

工具与软件:

您好!

如果我将 CLK_OUT 引脚配置为输出恢复的时钟、如果没有链路会发生什么情况? 它是输出内部时钟、还是只是不输出任何内容? 事务期间会发生什么情况(从无链路到链路和副总裁变速器)? 我想为整个系统(包括 MPU)提供恢复时钟(适用于 SyncE 操作)的时钟、并且我想在这种模式下 CLK_OUT 上是否有任何毛刺脉冲会导致 MPU (类似 AM625)等器件出现故障、怎么办?

谢谢!

Alexey。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alexey、您好!

    恢复时钟、则需要启用 CLK_OUT。 我相信当没有链路时、您不会收到任何时钟信号。 PHY 建立链路后、将在 CLK_OUT 引脚中提供恢复时钟。

    就系统级建议而言、我们仍然建议 MPU 侧在 PHY 建立链路后执行复位、以防止由于稳态阶段到恢复时钟的稳定时钟信号之间的转换阶段而导致读取任何 CLK 干扰。

    ——

    此致、

    Hillman Lin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    这也是我的想法,但我已经来到下面的主题: https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1091885/dp83869hm-dp83869-syne/4067817?tisearch=e2e-sitesearch&keymatch=dp83869#4067817

    在该线程中有一个示例、即使没有链路、该示例也显示了连续的时钟。 因此、我希望更好地了解它是如何工作的...

    Alexey。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alexey、您好!

    很抱歉混淆、我在实验中检查它。

    是的、您是对的、我们将在没有链路时输出发送时钟信号、并且当 PHY 与另一个链路伙伴建立链路时、将有一些相移以锁定恢复时钟。

    ——

    此致、

    Hillman LIN