This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
嗨、团队:
您能帮助回顾一下原理图并发表一些意见吗?
谢谢。
此致、
Ivy
您好、Ivy:
我已经查看了原理图并评论了以下内容:
建议在 OSC1引脚和晶体之间串联电阻、以帮助优化时钟电路、从而实现稳定运行。 在确定不同的值之前、最初可以使用0欧姆电阻器。 请参阅 TCAN455x 时钟优化和设计指南应用报告 (链接)了解详情。
FLTR 引脚上的电容器 C313小于建议的最小值300nF。 建议使用330nF 或更大的电容器来确保数字内核 LDO 稳定。
位于 CANH 和 CANL 引脚与端接电阻器之间的共模扼流圈(CMC)更为常见、因为 CAN 标准会在 CAN 总线线路的两端调用端接电阻器。 将端接电阻器 R214和 R221放置在 CMC 的 TCAN4551-Q1侧将降低总线上其余器件端接电阻器的有效性、因为 CMC 位于端接电阻器和 CAN 总线之间。
GPO1和 SCLK 引脚似乎短接。 如果是、这些引脚不应短接在一起。
nINT 和 GPO2引脚似乎短接。 如果是、这些引脚不应短接在一起。
nINT 引脚似乎未被使用、但如果被使用、它是一个开漏引脚、需要一个上拉电阻器连接到 VIO (5V)电源。
原理图中未指定"VIN_ISO"电压、但它需要大于5.5V 才能防止器件进入欠压或上电复位条件。
此致、
Jonathan