This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848Q-Q1:DP83848Q-Q1:连接详细信息

Guru**** 2478765 points
Other Parts Discussed in Thread: DP83848Q-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1450466/dp83848q-q1-dp83848q-q1-interfacing-details

器件型号:DP83848Q-Q1

工具与软件:

团队成员、您好!

我们将使用 针对 RMII 接口工作的 DP83848Q-Q1 IC。

我们对引脚有一些疑问、

1.对于引脚28, X1 : RMII 参考时钟50MHz ,此时钟将提供我的 MPU。 引脚 X2的状态应该是什么?

2.wnat 应该是引脚21的配置、CLK_OUT? 我们是分配测试点并保持悬空还是需要上拉下拉?

3.What is the life cycle (Eol : end of life ) for this IC , DP83848Q-Q1

此致、

Tirthal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tirthal:

    1. 如果使用一个振荡器、而不是晶振、则引脚 X2必须保持未连接状态。  
    2. 如果在 RMII 模式下运行、CLK_OUT 引脚仅输出50MHz 时钟。 此操作无需 PU/CPU PD 电阻。  
    3. 目前没有此产品的停产详细信息。  

    此致!

    Vivaan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    补充到我的上一个问题、

    1.当我使用 RMII 接口时,引脚35、38、39的配置应该是什么(COL/PHYAD0 、PHYAD3 (RXD1_2)、PHYAD4 (RXD1_3))

      它们是否有上拉/下拉要求以及是否需要与 MCU 连接? PHY 地址是什么?

    2.我们想要在自动 MDIX 模式下操作 PHY、它的配置应该是什么?

    此致、

    Tirthal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tirthal:

    引脚35、38、39 ( COL/PHYAD0、PHYAD3 (RXD1_2)、PHYAD4 (RXD1_3))

    这些引脚用于 PHY 地址搭接。 需要上拉或下拉这些引脚才能配置 PHY 地址。 根据您尝试分配的地址、这些引脚可以是上拉或下拉。 有关这方面的更多信息、请参阅 数据表的第3.8节。

    我们想要在自动 MDIX 模式下操作 PHY、配置应当是什么

    默认启用自动 MDIX、可以通过下拉 RX_ER 引脚来禁用。  

    此致!

    Vivaan