This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83825I:数据表中所述的时序要求

Guru**** 2390735 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1459515/dp83825i-timing-requirements-as-described-in-the-datasheet

器件型号:DP83825I

工具与软件:

大家好、团队成员:

我对数据表(修订版 A)。

  • 6.6时序要求

关于 T4的上电时序、这表明从电源(VAVDD)上升到 MDC 上升的50ms 内。

我假设这是对电源上升后稳定性时间的描述、但此要求是否超过50ms? (最小值:50ms)
评级的目的是什么?

  • 6.6时序要求

关于复位时序的 T2、在复位释放后 MDC 上升时间的2ms 内注明。
这是否意味着下一个 MDC 的上升时间必须在释放复位后的2ms 内? (在释放复位前、如果 MDC 为输入、这是否重要?)

此致、

武内正树

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好竹内山,

    q1)您可能会以这种方式来看待它。 本规格旨在描述 SMI 斜升所需的暂停。 该时间周期最多为50ms。  

    Q2)这意味着 SMI 访问在复位后2ms 内不可用。  

    如果在这些"不可用"持续时间内进行 SMI 访问、则 PHY 可能处于意外状态。 因此、遵守这些规格非常重要。

    此致、

    Gerome.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerome:

    非常感谢。

    此致、

    武内正树

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerome:

    让我澄清一下、

    关于 T4的上电时间,这是否意味着从电源(VAVDD)上升到 MDC 的输入需要50ms 或更长的时间?

    -关于复位计时的 T2、是否意味着从复位释放到 MDC 的输入需要2ms 或更长时间?

    此致、

    武内正树

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨竹内山

    Q1) 是的、这是正确的。 请确保在 AVDD 和 VDDIO 稳定后、至少分配50ms 或更长时间。

    Q2)这也是正确的。 请确保在正常运行期间复位后、SMI 至少在复位释放后2ms 访问。

    此致、

    Gerome.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Gerome:

    非常感谢您的确认。

    此致、

    武内正树