请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DP83867IS 工具与软件:
大家好、团队成员:
此问题是以下主题的延续:
此线程中给出了以下响应:
当存在最大空闲错误时、可能是 FIFO 或处理器和 PHY 之间的时钟频率不同。 我要检查的一点是处理器时钟信号和 PHY 时钟信号之间的平均时钟频率。
我有一个关于这一点的问题。
客户使用 SGMII 4线嵌入式时钟。
导致空闲错误的时钟是 SIP/SIN、SOP/SON 或 XI/XO?
此致、