This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UR908Q-Q1:设置控制引脚和配置引脚的低电平状态的最佳实践

Guru**** 2335260 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1466966/ds90ur908q-q1-best-practice-to-set-low-state-of-control-and-configuration-pins

器件型号:DS90UR908Q-Q1

工具与软件:

在我们的应用中、一些 控制和配置引脚(例如:CONFIG[0]、LFMOD、MAPSEL、BISTEN、SSC[2:0]、 Pass/EQ、RES)需要设置为低电平。 数据表中指出它们都有内部下拉电阻器。 将它们设置为低电平的最佳做法是什么? 我们是否会将它们保持悬空? 或者直接将其接地? 我还看到、在某些设计中、使用10k 电阻器将它们接地。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    这取决于每个控制引脚和配置引脚。 最好遵循数据表中的建议、使用10 kΩ 上拉至 VDDIO 来实现高电平状态、并 将其直接接地以实现低电平状态。

    此致、