This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP410:TFP410 -合规性问题

Guru**** 2467270 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1470655/tfp410-tfp410---compliance-issue

器件型号:TFP410

工具与软件:

尊敬的团队:

我们的设计中使用的 TFP410PAP IC 遇到 RE 问题。 我们观察到、调整 TFADJ 引脚可以减小输出电压摆幅。

目前、根据数据表中的规格、我们在 TFADJ 引脚上使用510E 电阻来实现400mV 和600mV 之间的 V (摆幅)。 要进一步降低电压摆幅、我们应该减小还是增大 TFADJ 引脚电阻的电阻值? 此外、您能否提供 TFADJ 引脚电阻的最小和最大允许电阻范围?

我有一个关于 VREF 引脚的后续问题。 目前、我们已将其拉至适用于高摆幅模式的 DVDD 电源。 为了切换到低摆幅模式、数据表指定了一个介于0.55和0.9之间的电压范围、但也提到了 VDDQ/2的标称电压。 您能说明一下 VDDQ 在这种背景下代表什么吗? 此外、如果我们要改变输入端的摆幅、我们是否需要更改任何 IC 电源或控制器侧 IO 电源?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    有关 TFADJ 电阻范围、请参阅下面的。 最小值为505欧姆、最大值为515欧姆。

    VDDQ 不是实际输入电压、而是定义为最大低电平输入电压。

    谢谢

    David