This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65MLVD206B:与32个时隙节点通信时、信号质量差、高电平和低电平保持时间短

Guru**** 2466550 points
Other Parts Discussed in Thread: SN65MLVD206B

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1473503/sn65mlvd206b-poor-signal-quality-and-short-high-and-low-level-hold-times-when-communicating-with-32-slot-nodes

器件型号:SN65MLVD206B

工具与软件:

1、应用配置,每个插槽通过3路连接器相互连接,插槽节点最多连接32个,SN65MLVD206B 芯片用于实现半双工收发机制,编码方法采用8B10B 编码机制,模型简化图如下:

2.分别测量 SLOT1、SLOT15和 SLOT31的信号质量时、SLOT31信号的振幅会严重衰减、尤其是当连续高电平(5"1s")处于低电平("0")时、低电平的振幅不能满足 M-LVDS 的阈值要求。

3.尝试修改灯串群大小和匹配电阻器大小、信号质量提升不理想、尝试分别增大检查点信号线路 A/B 到 SGND 端子上的下拉电阻器、信号幅度提高很明显、M-LVDS 是否支持应用增大下拉电阻器、以及它是否会影响器件的使用寿命? 同时、如果不增加下拉电阻、有其他优化措施吗? 期待您的回答、谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您上传的图片似乎有问题、因为我看不到它。 您是否可以尝试再次上传? 拥有好图表和原理图后、我将能够更好地帮助您。

    此致、

    插孔