This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65HVD1781A-Q1:有关 SN65HVD1781A-Q1的 DE、RE 引脚设置的查询

Guru**** 2463330 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1482087/sn65hvd1781a-q1-inquiry-about-setting-de-re-pins-of-sn65hvd1781a-q1

器件型号:SN65HVD1781A-Q1

工具与软件:

通过将 DE 引脚和 RE 引脚连接到 NPN TR 的开路集电极节点并通过 MCU 的一个 GPIO 控制 TR 基极、可以反向控制 DE 引脚和 RE 引脚吗?

GPIO:高电平(接收模式开启、发送模式关闭)
GPIO:低电平(接收模式关闭、发送模式开启)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    有。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、do-hyun、

    在技术上可以做到这一点。 我通常建议在 R 引脚上放置一个上拉电阻器、因为被禁用的接收器会将 R 引脚置于高阻态。 我还建议在 D 引脚上添加一个上拉电阻、以防 TX 线处于高阻态

    我还建议器件的 A/B 线路保持较低的电容、以避免切换时出现任何潜在的干扰: https://www.ti.com/lit/an/slla660/slla660.pdf?ts = 1741122486315&ref_url=https%253A%252F%252Fwww.google.com%252F

    -鲍比

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我已经在 R 引脚上有一个上拉电阻器。
    这是我第一次听说在 D 引脚上放置一个上拉电阻器。 这是否是一种通用方法? 我还没有看到任何指南说明在 D 引脚上放置一个上拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    仅当驱动该线路的器件可能处于未激活状态时、才需要在线路上使用上拉电阻器。 当您的微控制器上电并初始化其 TX 引脚需要一段时间时、可以添加上拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、do-hyun、

    克莱门斯是正确的(如往常一样)。

    这不是必需的、大多数人也不需要。 过去、我已经调试了几个问题、就是客户让 MCU/处理器呈高阻态、并让 D 引脚悬空、从而导致垃圾数据出现在终端 Link/LED 屏幕上、这就是我强烈建议的原因。 它不能填充(DNP)。

    -鲍比