大家好、
我在电路板上测量了 SN6505B 输出时序、如下所示。
如您所见、D1和 D2同时出现半高 LEVLE 的情况。 我怀疑这不符合数据表(见下文)、可能会损坏芯片(内部晶体管 Q1和 Q2)。
我的问题是:
1、它是正常输出状态吗? 芯片的内部晶体管(Q1、Q2)是否可能无法根据正常的先断后合逻辑正常工作?
2. 它会对芯片造成损坏还是会缩短芯片的使用寿命?
3.如果出现问题,如何调整输出时序?
可能有用的设计信息:
SN6505B:5V 电源、内部时钟(约420K Hz)。
变压器:隔离变压器、1:1匝数比、全波整流器电路。
平均负载:初级和次级总电流为10mA @ 5V。
谢谢
TC Liu