This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO7740:电路回顾

Guru**** 2399305 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/968723/iso7740-review-of-circuit

器件型号:ISO7740

您好!

您可以查看以下电路 吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sahol、

    感谢您分享原理图以供审阅。 原理图看起来不错、请参阅下面的几个建议。

    1. 请确保将 μ 0.1µF 分度器放置在 PCB 布局中靠近器件 VCC/GND 引脚的位置、最好在与器件相同的层上的2mm 距离内。
    2. 悬空 EN 引脚容易受到 EMI 噪声的影响、因此、建议将其直接或通过上拉电阻器硬上拉至各自的 VCC。

    此致、
    Koteshwar Rao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的评论

    请以粗体查看我的评论。

    1. 请确保在 PCB 布局中将 μ 0.1µF 分度放置在靠近器件 VCC/GND 引脚的位置、最好在与器件相同的层上的2mm 距离内。(我们遵循了相同的要求)
    2. 悬空 EN 引脚容易受到 EMI 噪声的影响、因此、建议将其直接或通过上拉电阻器硬上拉至各自的 VCC。(我们已实施)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sahol、

    感谢您的确认。

    此致、
    Koteshwar Rao