This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO1176:在逻辑侧电源= 0V 条件下、大约 A、B、D 引脚状态

Guru**** 2454880 points
Other Parts Discussed in Thread: ISO1176

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/827440/iso1176-about-a-b-d-pin-status-in-logic-side-power-supply-0v-condition

器件型号:ISO1176

您好!

我在以下条件下使用此器件:
・逻辑侧电源= 3.3V
・Ω 总线侧电源= 5.0V

但是、在某些情况下、不应用逻辑侧电源、例如在电源启动期间。
在这种情况下、是否正确理解了驱动器侧为 HiZ、接收器侧为 HiZstatus?
・逻辑侧电源= 3.3V
・Ω 总线侧电源= 5.0V

配置如下。

PLD⇔ISO1176D

如果 PLD Logic 被关闭而 PLD 被关闭、
我担心总线侧和逻辑输出侧将生成不确定的数据。
我很担心逻辑不确定输出数据会损坏 PLL。

您能给我建议吗?

此致、
Yusuke

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yusuke -San、

    ISO1176数据表第9.4节中的器件功能表表表表1和表2列出了各种情况下的各种功能模式。 这也涵盖了您在帖子中描述的情况。

    当 VCC1未上电时、总线输出 A 和 B、并且 R 输出将处于高阻抗状态、如功能表中所述。 我希望这能回答你的问题,谢谢。

    此致、
    Koteshwar Rao