请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ISO1176 您好!
我在以下条件下使用此器件:
・逻辑侧电源= 3.3V
・Ω 总线侧电源= 5.0V
但是、在某些情况下、不应用逻辑侧电源、例如在电源启动期间。
在这种情况下、是否正确理解了驱动器侧为 HiZ、接收器侧为 HiZstatus?
・逻辑侧电源= 3.3V
・Ω 总线侧电源= 5.0V
配置如下。
PLD⇔ISO1176D
如果 PLD Logic 被关闭而 PLD 被关闭、
我担心总线侧和逻辑输出侧将生成不确定的数据。
我很担心逻辑不确定输出数据会损坏 PLL。
您能给我建议吗?
此致、
Yusuke