This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISOW1432:ISOW1432BDFMR 布局指南

Guru**** 2350610 points
Other Parts Discussed in Thread: ISOW1432, ISOW7741
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/isolation-group/isolation/f/isolation-forum/1444985/isow1432-layout-guidelines-of-isow1432bdfmr

器件型号:ISOW1432
主题中讨论的其他器件: ISOW7741

工具与软件:

关于 ISOW1432BDFMR 布局指南、似乎我们不应 在 任何金属的排除区域有任何金属迹线或接地覆铜。

但客户可能无法遵守该指南。 如果未被观察到、您可能会预期会产生什么样的不良影响? 只有 EMI?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Yajima-san:

    有关 iSOW1432的优化布局、请参阅我们的 EVM:

    https://www.ti.com/tool/ISOW1432DFMEVM 

    您指的是哪个禁止区域?  

    此致!

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的矢岛山:

    感谢您联系我们。

    如果 PCB 布局中器件电源节点和系统电源节点之间不保持排除区域(KOZ)、可能会导致更高的辐射发射问题。 这只会影响辐射发射、而不会影响器件运行或电气性能。 请参阅以下简要介绍 KOZ 的应用手册。 此文档是指 ISOW7741、但同样适用于 ISOW1432、谢谢。

    ISOW7741如何满足 CISPR 32辐射发射限值


    此致、
    Koteshwar Rao