This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV1T08:输入转换上升或下降速率

Guru**** 2350340 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1501921/sn74lv1t08-input-transition-rise-or-fall-rate

部件号:SN74LV1T08

工具/软件:

1、 在数据表中、输入转换上升或下降速率确定为20nV/V。 这是否适用于 VILmax(0.8V)~VIHmin1.35V)之间? 器件在 Vcc=3.3V、Vin =1.8V 的条件下使用

2.在上述条件下,电压差为1.35-0.8=0.55 ,因此上升/下降时间的计算结果是 20ns * 0.55V=11ns ?  

3.如果超过转换时间、预计会出现什么样的问题?

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1.在边沿的每个点(VIL 和 VIH 之间)、速率必须足够快。

    2.是的;如果电压以恒定速度上升或下降,那么在 VIL 和 VIH 之间转换所需的时间不得超过11ns。 但是、该限制不是针对平均上升/下降速率、因此如果边沿不是直边沿、那么即使是边沿的最慢部分也必须快于20ns/V

    3.输出端的振荡;请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?