This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G125:当 OE 被禁用时、SPICE 模型不显示高阻抗状态

Guru**** 2347060 points
Other Parts Discussed in Thread: SN74LVC1G125, SN74LVC1G126
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1503638/sn74lvc1g125-spice-model-not-showing-high-impedance-state-when-oe-is-disabled

器件型号:SN74LVC1G125
主题: SN74LVC1G126中讨论的其他器件

工具/软件:

您好:

我 在 LTspice 中对 SN74LVC1G125进行仿真、其输出通过10k Ω 电阻器上拉至5V、并通过一个切换输入以10kHz 振荡。

由于  SN74LVC1G125具有三态行为、因此当 OE 被禁用时 、无论输入如何、仿真在输出引脚上都应显示5V (由于上拉)。 不过、当 OE 被禁用时、仿真结果显示输出端为逻辑低电平。

我 也观察到 SN74LVC1G126也有同样的行为。 您能告诉我如何纠正模型来纠正此错误吗?

 

谢谢您、

Anandhu Raj