This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G17:SN74LVC1G17

Guru**** 2347060 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1507999/sn74lvc1g17-sn74lvc1g17

器件型号:SN74LVC1G17
主题中讨论的其他部件:ASH

工具/软件:

您好、

我们计划使用上述器件来提供高达8ns 的延迟。 我尝试进行仿真、但无法按预期看到结果。

任何人都可以帮助我进行仿真、或者在下面的仿真中告诉我是否有任何错误。

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    传播延迟小于8ns;您应该在输入端添加一个 R-C 低通滤波器、以降低输入信号的边沿速度。

    TI 不支持 LTSpice;我不知道该模型是否正确地仿真了传播延迟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    ASH、

    SPICE 模型用于对传播延迟等参数进行大致仿真、但并不精确。 我同意 Clemens 的观点,您应该使用 RC 滤波器,然后在几个样本设备上测量延迟,看看它是否产生您想要的结果。

    此致、

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、克莱门斯、马尔科姆、

    非常感谢您的答复。 我也添加了 RC、但没有看到任何变化。

    正确、我使用的是 LTSpice。  

    我还下载了 TINA 、添加了如下文件并运行仿真。 输出波形具有恒定的1.8V。 理想情况下、它应该与具有一些 ns 延迟的输入相同。 如有任何错误、请告诉我。

    如果您需要设计文件、能否分享您的电子邮件 ID 我无法在此处添加它。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ash:

    不确定、您可能没有正确导入零件、或者可能与您在零件输出端连接网络的方式有关。 以下是我在 TINA 进行仿真的结果、大约有6纳秒的延迟、没有 RC:

    此致、

    Malcolm

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malcom、

    非常感谢仿真。

    您能告诉我为什么输入和输出电压会发生变化吗? 理想情况下、输入和输出之间应具有相同的电压。

    非常感谢这里的帮助。

    Reagards

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    100 Ω 负载需要18 mA 的输出电流、这远高于建议的4 mA。  100 Ω 和缓冲器的输出电阻构成一个分压器。  MΩ 输出要连接到实际应用中的另一个 CMOS 输入、则1k Ω 是更好的仿真。

    在 LTSpice 仿真中、电源为5V、但输入信号绝不会高于1.8V、因此从未达到 VIH

    在 TINA 仿真中、输入信号显示在0.8V 到2.8V 之间。但它应该是0V 到1.8V 之间的数字信号

    缓冲器始终在 GND 或其自己的 VCC 上输出数字信号

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢 Clemens。