This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV393A:异步清除后第一个输出的不确定性

Guru**** 2343340 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1521281/sn74lv393a-uncertainty-of-first-utput-after-asynchronous-clear

器件型号:SN74LV393A

工具/软件:

清零后、Q_A 输出会在 CLK 的第一个负边沿上什么?

查看数据表中的时序图(图6.12)时、CLR 在 CLK 具有负边沿的同时变为低电平。 这使得不清楚 CLR 变为低电平后的第一个 Q_A 输出是0还是1。

如果 CLR 输入提前半个时钟周期变为低电平、Q 输出是保持不变、还是提前移动一个时钟周期?




谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    CLR 输入是异步的、因此它必须在您要发生的/CLK 负边沿之前变为低电平。 这是通过设置时间指定的;如果两个边沿同时发生、则行为是不可预测的。 时序图显示了这种未定义的情况;如果 CLR 输入在/CLK 负边沿之后下降、则是正确的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答、解释得很好。 我将其解释为:Q_A (以及所有其他 Qs)在 CLR 变为低电平后保持为0、然后 Q_A 在 CLK 的下一个下降沿变为高电平。