This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC8T245:电源序列要求

Guru**** 2341440 points
Other Parts Discussed in Thread: SN74LVC8T245
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1525610/sn74lvc8t245-power-sequence-requirement

器件型号:SN74LVC8T245

工具/软件:

您好的团队、

SN74LVC8T245 数据表具有以下上电序列要求。

>“建议先对输入电源轨加电、以帮助避免在输出电源轨斜升时发生内部浮动。 但是、两个电源轨可同时斜升。“

是否有任何特定的时序建议或可接受的时序范围来为此上电输出电源轨?
违反上电序列的潜在风险只是未定义的输出、对吧?
我想确保它不会损坏器件。
我发现许多与此相关的主题、但很难找到客户要求的所有信息。

此致、
伊藤和树

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kazuki、

    始终建议在上电/断电期间将 I/O 强制进入 Hi-Z 状态、以防止发生不必要的干扰。 这可以通过将/OE 引脚连接至 VCCA 来完成。

    如果数据从 A 流向 B、建议先为 VCCA 供电、或同时为 VCCA 和 VCCB 供电。

    同样、如果数据从 B 流向 A、 则建议首先为 VCCB 供电、或同时为 VCCA 和 VCCB 供电。

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Joshua、

    感谢您提供 信息。 但是、您能否逐一回答我客户的问题?

    1. 是否有任何特定的时序建议或可接受的时序范围来为此上电输出电源轨?
    2. 违反上电序列的潜在风险只是未定义的输出、对吧?
    3. 违反上电序列是否可能 会损坏器件?

    此致、

    伊藤和树

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kazuki、

    1.没有具体的时间建议。

    2.正确。 当我说不必要的干扰时、我的意思是:

    这摘自另一个 E2E 主题、但主题是类似的。 3.3V 电源(输出缓冲器)首先上电、这会在输出侧出现不必要的干扰。

    3.无损坏部件的潜在风险。

    此致、

    Josh