This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:寄存器板载采样时钟查询

Guru**** 2503685 points
Other Parts Discussed in Thread: TRF1208, AFE7950

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1552526/afe7950evm-reg-onboard-sampling-clock-query

器件型号:AFE7950EVM
主题中讨论的其他器件:TRF1208AFE7950

工具/软件:

尊敬的先生:

我们正在 使用 AFE7950+TRF1208 EVM、在验证板载时钟时、我们在配置以下参数时遇到错误。

代码片段、“

###############     顶层       ###############
sysParams.FRef       = 500
sysParams.FadcRx     = 3000
sysParams.FadcFb     = 3000
sysParams.Fdac       = 3000*4.
sysParams.externalClockRx=False
sysParams.externalClockTx=False
sysParams.RRFMode = 0    
                   
###############     信号完整性     ###############

    #####   Rx  #####     
sysParams.ddcFactorRx  =  [8、8、8]       RX A、B、C 和 D 的#DDC 抽取因子“

代码片段、“

###############     LMK 参数     ###############
lmkParams.pllEn       = True #True
lmkParams.inputClk     = 122.88#仅在 lmkParams.pllEn = False 时有效
lmkParams.lmkFrefClk  =真
lmkParams.sysrefFreq  = 3.90625
  对于 TSW14J56“、setupParams.fpgaRefClk = 187.5 #应等于 LaneRate/40

我们得到的错误:  “LMK 从输入频率到器件参考 5.89824 的分频因子不受支持。 为器件或 LMK 输入时钟选择不同的 FRef。“

但在提供以下配置时、它可以正常工作、

“sysParams.FRef       = 491.52
sysParams.FadcRx     =2949.12
sysParams.FadcFb     = 2949.12
sysParams.Fdac       = 2949.12*4.

###############     LMK 参数     ###############
lmkParams.pllEn       = True #True
lmkParams.inputClk     = 122.88#仅在 lmkParams.pllEn = False 时有效
lmkParams.lmkFrefClk  =真
lmkParams.sysrefFreq  = 3.84
  对于 TSW14J56“、setupParams.fpgaRefClk = 184.32 #应等于 LaneRate/40

注:板载时钟为 122.88MHz。

我的问题是为什么在将 500MHz 配置 为 Fref 时显示错误?

为什么在运行代码时提到 Sysref Freq?

如何计算 Sysref Freq?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Venkat:

    使用板载时钟无法生成 500MHz Fref、因为 VCXO 为 122.88MHz。 如果您想使用 500MHz 的 AREF、则应使用以下 LMK 设置、并将外部 1.5GHz 时钟应用于 SMA J14、LMK_CLK_IN。 然后、LMK 将分频 1.5GHz、为 AFE 提供 500MHz、为 FPGA 提供 187.5MHz。  

    lmkParams.pllEn       =错误
    lmkParams.inputClk     = 1500  
    lmkParams.lmkFrefClk  =真
    setupParams.fpgaRefClk  = 187.5  

    此致、

    David Chaparro