This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXV0108:针对 16 位 (1.8V→3.3V) 设计的 TXV0108 器件间偏斜+ SN74AUC17 @ 3.3V 问题

Guru**** 2524460 points
Other Parts Discussed in Thread: SN74AUC17

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1562955/txv0108-txv0108-device-to-device-skew-for-16-bit-1-8v-3-3v-design-sn74auc17-3-3v-question

器件型号:TXV0108
Thread 中讨论的其他部分:SN74AUC17

工具/软件:

尊敬的 TI 团队:

用例: 我正在翻译 1.8V→3.3V 单端信号。 我需要 总共 16 个通道 、所以我计划使用 两个 TXV0108RGYR 器件。 我只需要 A->B 方向。 我正在尝试满足自定义协议的时序。

  • VCCA = 1.8V、VCCB = 3.3V

  • 负载较轻(每条线路几个 pF)

  • 优先级为 紧密偏移 低传播延迟

  • 我理解数据表显示的内容 A→B tpd≈1.1–3.1ns 器件内通道间偏斜:≈±330–400ps

Q1) 器件间匹配/芯片间偏斜 (TXV0108)

我将 16 条线拆分成两条线 TXV0108s、有没有 已发布或表征数据 亮起 发生不必要的变化 传播匹配? 数据表显示了器件内延迟、但我没有看到器件间延迟规格。 实际上:

  • 我该预算了 完整 tpd 最小值→最大展频 (~2ns) 由于可能存在芯片间偏移、或者是否有典型的特性指南要求更严格?

  • 有没有尽可能减少器件间延迟的建议(例如,将每个时序组完全映射到一个 IC 中、电源轨去耦/布局技巧,批次匹配等)?

Q2) 正在运行 SN74AUC17 AT 3.3V

我也在评估 SN74AUC17 (施密特触发缓冲器)。 它看起来在 0.8V 至 2.7V 左右进行了优化、和 绝对最大 VCC 为 3.6V 。 什么是 在 3.3V 下运行的后果 (直流电源)、特别是:

  • 这是外部的 建议的运行条件 (因此无法保证各个参数)、或者 3.3V 下是否有任何特性?

  • 我应该预期的降级((tpd、输出驱动、<xmt-block1>VOL</xmt-block> ICC/ICC<xmt-block2> VOH</xmt-block>,抖动)、VOL、</s> VOH 并且在那里 可靠性 3.3V 时的问题(即使低于绝对最大值)?

提前感谢您可以分享的任何指导、应用手册或表征数据!
如果有其他更适合我的应用的缓冲器或电平转换器、请告诉我。