This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVCBH16.4245万:SN74AVCBH16.4245万总线保持功能问题

Guru**** 2382630 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/636584/sn74avcbh164245-sn74avcbh164245-bus-hold-feature-question

部件号:SN74AVCBH16.4245万

大家好,

在SN74AVCBH1.6245万数据表第1页中,“提供了有源总线保持电路,用于在有效逻辑电平上保持未使用或浮动的数据输入。 不建议在总线保持电路中使用上拉或下拉电阻器。"

1.“控制信号”是否也支持总线保持功能?

2.建议将未使用的输入引脚浮动用于总线保持缓冲器壳体?

3.如果客户在缓冲器或驱动器输出外壳时将上拉电阻器置于输入/输出信号以进行初始设置。 我认为建议的上拉电阻值不适用于总线保持,并且与IBHLO和IBHHO规范相关,您会告诉我建议的输入/输出上拉电阻值吗?

谢谢你。

此致,
Jade

提供有源总线保持电路,以在有效逻辑电平保持未使用或浮动数据输入。 使用上拉
不建议使用总线保持电路的下拉电阻器。
提供有源总线保持电路,以在有效逻辑电平上保持未使用或浮动数据输入。 使用上拉

或不推荐使用总线保持电路的下拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jade,您好!

    1.否,控制信号没有总线保持。

    2.建议保持总线保持输入处于浮动状态,是的。

    3.控制输入端允许上拉/下拉,不要将上拉/下拉放在IO引脚上。

    以下是有关总线保持电路的应用说明: www.ti.com/.../scla015.pdf

    最佳,
    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Michael:

    在应用手册第14页中,6.3 提到了上拉/下拉电阻。
    根据应用说明,可以使用具有适当值的上拉/下拉电阻器进行总线保持。
    您是否会再次检查并告诉我在选择电阻值时应检查哪个规格?
    谢谢你。

    此致,
    Jade

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jade,您好!
    客户尝试设置的初始值是什么?

    在应用报告中,它提到总线保持电路在启动时默认为0V,假设输入端有一些电容。 如果您想绝对确定这一点,您可以在需要低电平启动的线路上添加一个小电容器接地(10pF应该足够)。

    您提到的应用报告详细说明了如何选择上拉电阻值,包括方程式(如果您需要选择)。 应用程序报告中是否有令人困惑的内容?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Emrys您好,

    他们希望在无输入的初始阶段通过上拉和下拉电阻器将一些输出设置为"高",将一些输出设置为"低"。
    取决于接收器端,"高"热电阻不同,他们认为使用上拉电阻进行调整。
    您是否会告诉我,上拉/下拉电阻器与总线保持之间是否存在任何混淆?
    谢谢你。

    此致,
    Jade

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jade,您好!

    这是前面提到的应用报告中的6.3 部分。 它详细介绍了如何为总线保持电路选择上拉电阻器。  我不确定我还能做些什么来提供帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Emrys您好,

    RP =(Vccmin - VT)/ II (HOLD) max

    但是我无法与SN74AVCBH16.4245万参数匹配。
    您是否可以指导使用SN74AVCBH16.4245万时考虑此公式的哪种规格?
    如果您以示例的方式提供反馈,那么理解就很有帮助。
    谢谢你。

    此致,
    Jade
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    啊,我现在明白了。

    Vccmin非常简单-只需使用最小的耗材值。 在本例中,我将使用3.3V,假设3.3V源非常稳定。

    SN74AVCBH16.4245万的电气参数非常详细,并且具有一个以上的II (HOLD)最大值规格。 这些列示为I_BHLO (总线保持低超速电流)和I_BHHO (总线保持高超速电流)。 假设是3.3V操作,我们可以使用525 uA进行计算。

    VT是阈值电压,较难获得。 从推荐工作条件下的VIH/VIL值来看,我们知道该设备将在0.8V和2V之间切换。 我们可以使用这些值来计算我们的答案,然后将最坏的情况作为最终解决方案。

    插入这些值将产生:
    RP =(3.3 - 2)/525E-6 = 2476.19 欧姆
    RP =(3.3 - 0.8)/525E-6 = 4761.91 欧姆

    由于较小的上拉电阻更强,并且更有可能工作,我们可以说上拉电阻应小于或等于2476欧姆,因此2.2千欧电阻器可以执行此任务。


    请注意,在输入中添加2.2千欧电阻将导致增加电流消耗,因为设备现在将始终在低状态下驱动电流。 此外,如果外部驱动器关闭,2.2kohm的电阻器将在内部上拉时设置分压器,CMOS输入将保持在Vcc的~31 % (Vin = Vcc * 1k/(2.2k+1k))。 这将导致射流孔电流超过数据表中的deltaIcc。 虽然不可能损坏设备,但它肯定会比通常预期的此类设备消耗更多电流。

    这就是Michael建议不向总线保持电路添加上拉电阻的原因。 技术上可以做到这一点,但通常不是最佳解决方案。 如果需要,我们强烈建议更换为非总线保留的零件。