This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVCH8T245:总线保持元件的上拉/下拉电阻器

Guru**** 2539500 points
Other Parts Discussed in Thread: SN74AVCH8T245

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/658080/sn74avch8t245-pull-up-pull-down-resistors-for-bus-hols-component

部件号:SN74AVCH8T245

大家好,

 SN74AVCH8T245的数据表建议 避免使用上拉/下拉电阻器来输入元件。

但是 ,SCLA015文档(关于总线保持电路的应用报告)的说法与此相反:"确保总线非活动相位期间定义水平的另一种方法是通过电阻器将线路与电源电压或接地电位绑在一起"(在第4.2 段中)

我的问题:

1.请澄清矛盾之处。

2.当输入处于打开状态时,确保输出稳定和已知状态的最佳方法是什么?

3. 对于开路/接地输入,确保输出稳定和已知状态的最佳方法是什么?

谢谢!

Ofer。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Ofer,

    应用说明第4.2 段实际上导致了这样一个事实:当总线线路浮动或Hi-Z时,总线保持电路是必需的,并且是一个可接受的解决方案
    本段假定线路中连接的设备不是总线保持设备。

    使用总线保持设备,可确保输入和输出线路通过内部的弱闩锁保持到最后一个已知状态。