This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0102-Q1:OE引脚的连接方法

Guru**** 2539500 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/657328/txs0102-q1-connection-method-of-oe-pins

部件号:TXS0102-Q1

我询问OE引脚是如何连接的。

作为数据表上的典型应用,我们认为OE引脚通过下拉电阻器连接到GND



1)因此,如果我不使用三态模式,将OE引脚连接到Vcca是否正确? 或者,当我将OE引脚连接到Vcca时会发生什么情况?
2)如果我打开OE引脚,是否存在操作问题?
3)这可能是一个范围较广的问题,但何时需要将OE引脚连接到GND?

4)或者此设备是否适合用于将OE引脚连接到GND?

5)按照典型应用的建议,使用三态模式有哪些优点?

请帮我~~!!

谢谢你

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    柳永

    数据表上的典型应用图是推荐的连接,但客户不一定要遵循。
    对于OE引脚,它是一个高阻抗CMOS输入,可在高或低时启用或禁用设备的IO通道。

    如果不需要使用Hi-z模式,可以将引脚连接到Vcca,以始终启用设备。
    它可以通过电阻器连接到GND,该电阻器的高度足以被控制输入引脚(例如微控制器)过度驱动
    在Hi-Z模式下,器件的电流消耗会显著降低,但是,使用下拉电阻器意味着启用器件时会消耗恒定的电流。
    希望这有所帮助。