This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXS0102:Levle换档器I2C与DM3730处理器兼容

Guru**** 2553260 points
Other Parts Discussed in Thread: DM3730, TXS0102

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/586987/txs0102-levle-shifter-i2c-compatibility-with-dm3730-processor

部件号:TXS0102
主题DM3730中讨论的其它部件

我们正在使用TXS0102从MASTER (DM3730)发出电平偏移1.8V I2C信号,在某些主板上,我们看不到电平转换器输出上的I2C时钟。

根据TXS0102的数据表,输入sI2C低信号必须< 150mV。  基于DM3730数据表,在较高的汇电流时,主时钟低电压可高达360mV。  

能否有人确认这两个部件是否兼容?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Petar,

    您能否分享您的电路原理图?  我们只需查看与TXS0102连接的所有内容即可给出最佳答案。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    原理图有19页和4个独立的I2C总线,全部由1.8V I2C电平的处理器驱动。   把一切都放在这里是不可行的。  我跟踪了I2C3的3.3V侧没有时钟的特定问题,发现ESD二极管,D33已熔断,如下所示。   当我把它拿出来的时候,时钟又回来了。   但我具体的问题是I2C低阈值。 处理器可以吸收3mA,而在这一电流流量中 ,他负责的时钟信号低电平可以高达360mV。   电平转换器数据表显示,它需要低信号< 150mV才能工作。  这是个问题吗?  我知道TXS0102不需要外部上拉,我在原理图上发现他们在同一条线上使用了多个10K上拉。  我当然会建议将其删除。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您提供详细的示意图,这非常有用。

    多个并行上拉将为处理器的'低'状态增加大量的吸入电流。 我建议移除所有外部上拉,这样很可能会解决问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们已删除了不必要的拉拔。   然而,我的问题仍然存在。  DM3730处理器可吸收3mA电流,I2C信号低 电平 高达360mV。   电平转换器数据表显示,它需要低信号< 150mV才能工作。  这是个问题吗?

    换档杆数据表

    处理器数据表:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果您的吸入电流需求明显低于处理器的3 mA (应该是), 然后处理器的输出也应明显低于数据表规格360 mV (通常,如果您不接近VOL 电流额定值,CMOS输出将驱动器离导轨非常近)。

    因此,我的第一部分答案是,我认为处理器的输出将低于译员所需的VIL,这完全消除了问题。

    其次,转换器将150 mV专门指定为VIL要求,以便我们可以在400 mV时指定VOL。 此设备的工作方式是,输出电压(处于低位)将_始终_高于输入电压。 该量与通过TXS设备的沉降电流有关。

    因此,我的答案的第二部分是,即使输入高于150 mV,译员也会继续工作,但是 VOL 将不再保证保持在400 mV以下。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢,是的。