This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1T45-Q1:引脚设置

Guru**** 1794070 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1130748/sn74lvc1t45-q1-pin-setting

器件型号:SN74LVC1T45-Q1

大家好、团队、

我收到了客户的问题、

如果施加到引脚6和引脚4的 VCC2之间存在时间差(几秒到十几秒)、是否有任何问题?

此致、

Masa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您可以对断电的 I/O 引脚施加电压。

    但加电 I/O 引脚应始终具有有效电压。 如果输入信号可能是悬空的、则添加一个弱上拉或下拉电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    感谢您的支持。  那么、向引脚4和引脚6施加电压的时序是否不必相同?

    此致、

    Masa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果连接到引脚4的器件首先上电、则没有问题。
    如果引脚6首先上电、则必须确保引脚4不悬空。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    我知道。 感谢您的支持。  

    此致、

    Masa