This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LS161A:CLK 输入信号上升时间问题

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1060319/sn74ls161a-clk-input-signal-rise-time-question

器件型号:SN74LS161A

1) 1)数据表中 EC 表中的 V_IH 和 V_IL 对于 CLK 输入是否也有效?
即、CLK 是否需要高于2V (min)的电压来寄存上升沿?

2) 2)为了确保从低电平到高电平的缓慢转换不会引起某种干扰、所需的 CLK 信号上升/下降时间是多少?
尽管转换区域存在1[ns]的上升时间是否会导致任何问题?

3) 3)假设:
Fclk = 8MHz
低电平= 0V
高= 5V
占空比= 50%

您是否在整个转换区域看到1[ns]上升时间的任何问题?

此致、
Darren

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    规范适用于所有输入、包括 CLK。

    一些 应用手册的表1中指定了所需的最小输入上升/下降速率;为15ns/V

    3.1ns 的速度极快;最大值为(2V−0.8V)×15ns/V = 18ns。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、

    这真的很有帮助!

    让我继续澄清一下,对不起。
    实际上升时间稍长(确认是否达到>15ns/V)、但我支持的应用发现 CLK 在上升沿期间具有大约1.5V 的"平坦"、持续时间大约为1ns。

    根据上述注释、在0.8V ~ 2V 之间的"未定义"区域周围出现~1ns 的模板是否会导致任何输出"Q" H/L 锁存问题...等等?
    或者、我想我要问的是、在上升沿期间、在 引起问题之前、您可以"保持"在未定义的范围(0.8V ~ 2V)内多长时间?

    是否有任何材料会对此进行讨论?

    此致、
    Darren

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平坦平坦区域慢于15ns/V 但它不能导致锁存;可能发生的最坏情况是输出振荡、但在1ns 内、这种情况不太可能发生。