This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC2G125:复位系统

Guru**** 2382830 points
Other Parts Discussed in Thread: SN74LVC2G125
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1056386/sn74lvc2g125-reset-system

器件型号:SN74LVC2G125

您好、团队协助客户检查其原理图。

设计了一个使用三态缓冲 器 SN74LVC2G125但有问题的复位系统。

原理图: /resized-image/__size/640x480/__key/communityserver-discussions-components-files/151/reset-global.JPG

在按下按钮之前、输出被拉至低电平。

当它们按下输出时、会下拉、但当它们松开按钮时、输出仍然会下拉。

当它们释放按钮时、输出仍处于低电平状态。

谢谢你。

-Mark

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我不理解描述。 是否应该在某个地方说"高"而不是"低"?

    如果按下按钮时某些复位信号的值不同、则缓冲器可能会损坏。

    此电路的用途是什么? 它所需的行为是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Clemens、  

    复位是输入、现在未连接到任何设备。 目标是为每个组件提供单独手动复位的方法。 如果我在没有缓冲器的情况下直接连接它们、则无法重置一个单独的组件、这就是我使用缓冲器的原因。

    谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    CMOS 输入绝不能悬空。 如果未连接三个 RESET_xxx 信号、则必须至少添加一个上拉或下拉电阻器。

    描述仍然不完整。 三个 RESET_xxx 信号是否为低电平有效? 输出信号在哪里(未标记)、根据所有四个输入的状态、其值应该是多少?