This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G11:输入和输出电流限制

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1026427/sn74lvc1g11-input-and-output-current-limit

器件型号:SN74LVC1G11

大家好、

我使用 的是 SN74LVC1G11DBVR。

每个引脚(A.B.C 引脚)的输入电流限制为5uA?

2.如果我驱动的逻辑高电平输入为 mA、我是否应该使用串联电阻器来限制该电流?

但 IIK 限制为50mA。  

该栅极输出是否可以作为逻辑输入连接到另一个栅极?

请澄清。

谢谢、

Vidhya

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    CMOS 器件具有高阻抗输入。 µA 输入电压处于建议工作条件中指定的限值内、则流耗不超过5 μ A (这是最极端温度下的最坏情况)。 无需串联电阻器。

    只有 当输入电压低于接地值时、IIK 才适用。

    输入和输出可连接至其他逻辑门(以相同的电源电压运行)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Clemens。

    该栅极的输入是光耦合器的输出、在我们的设计中、其集电极电流为0.5mA。 SN74的最大电流为5uA  

    栅极是否存在过载限制? 请澄清。

    此致、

    Vidhya

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vidhya、

    LVC 系列器件的输入为高阻抗-即电流不会在正常工作电压范围内流入或流出器件(微小泄漏除外、通常为几纳安)。

    5uA 是最糟糕条件下可能的最大泄漏电流——你永远不会看到这种情况。

    如果你能向我展示你的电路,我可能会进一步评论--很可能这里没有问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Maier、您好!

    请参阅下面的扣合。

    请发表评论。

    谢谢、

    Vidhya

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vidhya、

    如图所示、我看不到该电路有任何问题(假设 B 和 C 也有有效信号)。

    光耦合器的输出将拉低线路、通过 R62消耗电流、或者将线路释放、从而使 R62将其上拉至3.3V。 U533的输入不会拉取或灌入显著的电流。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Maier。

    此致、

    Vidhya