This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AXC1T45:PSpice 模型/电流消耗

Guru**** 2381490 points
Other Parts Discussed in Thread: SN74AXC1T45
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1037787/sn74axc1t45-pspice-model-current-consumption

器件型号:SN74AXC1T45

您好!

我想在新设计中使用 SN74AXC1T45来替代 SN74AU。 我正在寻找 PSPICE 模型、我在之前的 E2E 帖子中找到了一个。 它似乎是基于宏源代码内注释的官方 TI 宏。 在我的仿真中使用它、器件从 VDDA 电源获取9mA 的电源电流、该电源电压为1.2V、VDDB 为3.3V、方向为 A->B、DIR 连接到 VDDB。 无论我做什么、该直流电流都不会改变、甚至只需将 VDDA 和 VDDB + DIR 连接到其中一个电源即可为器件供电。 我想宏可能有问题吗? 有什么建议? 我需要进行动态仿真、以查看我想连接到端口 A 的器件是否能够过驱动总线保持输入结构。 如果输出处于活动状态、它应基于规格->输出电流1.2mA。 我有一点担心、因为输出仅在3.0 MHz 器件 CLK 周期的一半时间内有效、而在另一个时间输出为三态。 在我的仿真中、我想确保三态和有效之间的转换(足够快)/(及时提供足够的电流)能够驱动 AXC 输入。 顺便说一下、我还担心电源电流为9mA。

谢谢你

1月