This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AHC574:输出波形不稳定、没有 CLKOUT

Guru**** 2387060 points
Other Parts Discussed in Thread: SN74AHC573, SN74AHC541, SN74LV541A, SN74AHC574, SN74LVC541A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1035623/sn74ahc574-output-waveform-unstable-and-there-is-not-clkout

器件型号:SN74AHC574
主题中讨论的其他器件: SN74AHC573SN74AHC541SN74LV541ASN74LVC541A

大家好、

请参阅下面的问题说明。 谢谢。

e2e.ti.com/.../SN74AHC574.pptx

罗伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这些信号违反了数据表第7.6节中指定的设置和保持时间。

    在该电路中使用触发器的目的是什么? 您为什么要提及"245收发器? 该器件或 SN74AHC573等透明锁存器可能工作得更好。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladisch、

    我们希望与您一起检查 tsu 和 th。

    对于 tsu、这是否意味着我们需要在 clk POedge 之前至少输入4ns 的数据?

    对于 TH、数据状态需要保持至少2ns、并且持续时间需要小于 clk 高电平时间?  

    罗伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据输入必须在上升时钟边沿之前和上升时钟边沿之后保持稳定。 (下降时钟边沿的时序无关紧要。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladisch、

    以下是我们的目标。 我们使用该芯片作为电平转换器。 在芯片之后、我们需要将信号从3V-5.5V 传输到3.3V。 我们以 CLKOUTIN 作为 DCLK、以 DEIN 作为示例。  

     您是说 SN74AHC573 对我们来说可能是更好的解决方案吗?

    罗伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果只需要电平转换器、则正确的器件是纯缓冲器(具有可过压输入)、例如 SN74AHC541或 SN74LV541A。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Lasdisch、

    我们需要我们的所有信号输出波形都应同步。 (同时、信号电平应转换为0-3.3V。 因此、我们使用了三个 D 触发器和相同的 CLK 来触发它们。

    此致、

    罗伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    根据上面显示的波形、输入信号已经同步。

    情况不是这样吗? 您希望器件确切地改变信号边沿("同步"一词太模糊)吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladisch、

    对于原理图、我在顶部展示了。 所有 SN74AHC574共享相同的 CLK (TICLK)、因为我们需要同时更改所有输出。 这就是我们的目的。 对于输入信号、高电平范围将为3V~5.5V。 我们还需要使用 D-flop 将所有高电平转换为 3.3V。

     SN74AHC573是否可以为我们提供更好的解决方案?

    此致、

    罗伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输入信号会怎么样呢? 它们是否同时发生变化? 这是什么协议? 什么器件会生成这些信号?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladisch、

    请参阅下面的内容。 老实说、我不确定我们为什么无法获得预期的输出信号。 您能告诉我是否有合适的解决方案(SN74AHC573?) 符合我们的要求。  如果 SN74AHC574符合我们的要求、您能告诉我我们无法获得预期结果的原因吗? 如何解决? 非常感谢。

    RRegards、

    RRoy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在此协议中、发送器件在时钟的上升沿更改数据、而接收器件在时钟的下降沿对数据进行采样。

    如果您想使用触发器处理此协议、则需要接收传输信号、因此需要将所有信号延迟半个时钟周期。 这是可能的、使用时钟信号上的逆变器。

    但所有这些都不是必需的。 输入信号已经同步、因此您只需要简单的缓冲器。 使用3×SN74AHC541或 SN74LVC541A。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ladisch、

    我是 AU Optronic 公司的 EE R&D。

    如 Roy 的答复所述、我们的应用要求仅是更改输入信号的振幅,而不改变它们之间的相对关系。

    我想您的 SN74AHC573可以实现此功能吗?

    因此、请为我提供有关选择器件的建议。

    非常感谢!

    当 LE=H 时,输出 Q wlways 遵循输入 D

             输入输出

    /OE LE D        Q

    左   H  H        H H

    L   H  L L          

    L   L  X        Q0

    高   X          X Z

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的快速响应。

    我将根据您的建议评估该器件。

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    573确实可以用作缓冲器。 但将缓冲器用作缓冲器会更简单。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢! 首先、我们将尝试使用 SN74AHC541。