This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC4T774:当 OE 在上电期间保持低电平时、SN74AVC4T774PW 锁存

Guru**** 2589275 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/986778/sn74avc4t774-sn74avc4t774pw-latch-up-when-oe-is-held-low-during-powerup

器件型号:SN74AVC4T774

我们使用德州仪器 SN74AVC4T774PW A 作为 从1.8V 到3.3V 的杠杆转换、我在数据表中看到、他们说保持输出使能高电平、直到 VCCA 和 VCCB 上电。 如果输出使能端始终接地、会发生什么情况?

 

如果输入信号被上拉至与 VCCB 相同的电压、会发生什么情况? 在我们的情况下、VCCA = 3.3V 立即上电、然后 VCCB = 1.8V 在大约10ms 后上电。

数据表:

https://www.ti.com/lit/ds/symlink/sn74avc4t774.pdf?ts=1615833385313&ref_url=https%253A%252F%252Fwww.google.com%252F

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    只有超过绝对最大额定值时才会发生闩锁。

    当/OE 为低电平时、输出被启用。 当电源低于建议的最小值时、器件可能无法正常工作、包括 DIR 引脚。 因此、您可能会在任何 I/O 引脚上获得错误的电压。

    如果您不关心加电期间 I/O 的状态、则可以将/OE 接至低电平。